Tài liệu Vòng khóa Pha (PLL)

Thảo luận trong 'Điện - Điện Tử' bắt đầu bởi Thúy Viết Bài, 5/12/13.

  1. Thúy Viết Bài

    Thành viên vàng

    Bài viết:
    198,891
    Được thích:
    167
    Điểm thành tích:
    0
    Xu:
    0Xu
    Nội dung:

    Các đề mục chính:

    A.I. Nguồn dao đông: -------------------------------------------------------------------------------------------------3

    A.II. Vòng khóa pha(Phase locked loop-PLL): ---------------------------------------------------------------------3

    II.1. Miêu tả thanh ghi: --------------------------------------------------------------------------------------------4

    II.2. Thanh ghi điều khiển PLL(PLLCON - 0xE01FC080)----------------------------------------------------4

    II.3. Thanh ghi tạo cấu hình PLL(PLLCFG - 0xE01FC084) -------------------------------------------------5

    II.4. Thanh ghi trạng thái PLL(PLLSTAT - 0xE01FC088)----------------------------------------------------5

    +Ngắt PLL: -----------------------------------------------------------------------------------------------------------6

    II.5. Các chế độ hoạt động của PLL: ----------------------------------------------------------------------------6

    II.6. Thanh ghi cập nhật giá trị PLL liên tục (PLLFEED - 0xE01FC08C) ---------------------------------6

    II.7. PLL và chế độ Power Down: -------------------------------------------------------------------------------6

    II.8. Tính toán tần số hoạt động của PLL: ----------------------------------------------------------------------6

    II.9. Thủ tục xác định cấu hình PLL: ----------------------------------------------------------------------------7

    Ví dụ về PLL: Hệ thống thiết kế có Fosc=10MHz và cần CCLK=60MHz. -------------------------------7

    A.III. Điều khiển nguồn:------------------------------------------------------------------------------------------------7

    III.1. Diễn tả thanh ghi: --------------------------------------------------------------------------------------------7

    III.2. Thanh ghi điều khiển nguồn (PCON-0xE01FC0C0): ----------------------------------------------------7

    III.3. Thanh ghi điều khiển nguồn cho ngoại vi(PCONP-0xE01FC0C4): -----------------------------------8

    A.IV. Reset: --------------------------------------------------------------------------------------------------------------8

    A.V. Bộ chia VPB: -----------------------------------------------------------------------------------------------------9

    +Thanh ghi của bộ chia VPB (VPBDIV - 0xE01FC100): ----------------------------------------------------------9

    A.VI. Chưong trình minh họa: -----------------------------------------------------------------------------------------9

    B. Kết luận: ------------------------------------------------------------------------------------------------------------ 11

    Tài liệu tham khảo chính:------------------------------------------------------------------------------------------------ 11
     

    Các file đính kèm:

Đang tải...