Báo Cáo Kiến trúc tập lệnh

Thảo luận trong 'Công Nghệ Thông Tin' bắt đầu bởi Ác Niệm, 24/12/11.

  1. Ác Niệm

    Ác Niệm New Member

    Bài viết:
    3,584
    Được thích:
    2
    Điểm thành tích:
    0
    Xu:
    0Xu
    Nội dung.
    Báo cáo được viết nhằm giới thiệu về kiến trúc máy tính với các tập lệnh sử lý. Các thông số ý nghĩa của các thông số kỹ thuật.
    Cấu hình trong báo cáo:
    - CPU Pentium(R) Dual-Core CPU E5
    - Chipset : South Bridge: Intel 82801GB ICH7
    North Bridge: Intel Bearlake G31
    -Main : Gigabyte G31M-S2L
    B. NỘI DUNG BÁO CÁO.
    I. KIẾN TRÚC TẬP LỆNH


    Lệnh của vi xử lý là một từ nhị phân. Khi lệnh được đọc từ bộ nhớ vào vi xử lý, chỉ dẫn vi xử lý thực hiện một nhiệm vụ nào đó . Mỗi một lệnh chỉ dẫn vi xử lý thực hiện nhiệm vụ riêng không giống lệnh khác.Hầu hết các lệnh của vi xử lý là những lệnh vận chuyển hoặc xử lý dữ liệu . Dữ liệu có thể có trong bộ nhớ bên ngoài vi xử lý.Một số lệnh khác có chức năng điều khiển vi xử lý, rẽ nhánh xử lý

    Tất cả các lệnh được thực hiện trong 3 pha : đọc lệnh (Fetch),giải mã lệnh(Decode), và thực hiện lệnh (Execute) (có thể truy cập bộ nhớ để đọc các toán hạng và cất giữ các kết quả thông qua bus hệ thống).Các pha đọc lệnh và thực hiện lệnh có sự trao đổi dữ liệu giữa vi xử lý và bộ nhớ thông qua bus hệ thống, do đó, những quãng thời gian này bus hệ thống bận (Busy).Pha giải mã lệnh chỉ xảy ra bên trong vi xử lý, do đó bus rỗi (idle).Các loại vi xử lý tiên tiến hiện nay có thể xử lý đồng thời một số lệnh ở các pha khác nhau của quá trình thực hiện lệnh nhờ có kiến trúc đường ống (pipeline).Hình dưới mô tả quá trình thực hiện đồng thời một số lệnh của vi xử lý intel 80486 với kiến trúc đường ống lệnh .
     

    Các file đính kèm:

Đang tải...